Arasan宣布基于7nm工藝的eMMC IP解決方案

2019-04-24 09:06 來源:美通社 作者:Angelina

移動和汽車片上系統(tǒng)半導(dǎo)體IP領(lǐng)先供應(yīng)商Arasan Chip Systems今天宣布即刻推出基于臺積電7nm工藝技術(shù)的eMMC PHY IP

-Arasan Chip Systems宣布將提供基于臺灣積體電路制造股份有限公司(TSMC,簡稱臺積電)7nm工藝技術(shù)的IP解決方案,即刻推出嵌入式多媒體控制器(eMMC) PHY IP。eMMC PHY IP基于臺積電業(yè)界領(lǐng)先的7nm工藝進行了硅驗證,與Arasan eMMC 5.1主機控制器IP和軟件無縫集成,為客戶提供基于臺積電7nm工藝的完整eMMC IP解決方案。

1

Arasan臺積電12nm eMMC物理層IP & SD UHS-II卡IP測試芯片

完整eMMC IP解決方案經(jīng)過硅驗證,基于臺積電的40nm、28nm、16nm和12nm工藝。eMMC硬件開發(fā)工具包(HDK)包含的測試芯片基于臺積電的12nm FinFET緊湊型技術(shù)(12FFC),客戶可以使用它來原型化他們的片上系統(tǒng)。

Arasan首席技術(shù)官Prakash Kamath表示:“十多年前,我們在Arasan建立了模擬混合信號部門,為客戶提供完整的IP解決方案。在技術(shù)挑戰(zhàn)和資金需求方面,模擬機對我們來說是一個巨大的飛躍。今天,我們很自豪地提供我們基于臺積電7nm工藝技術(shù)的IP解決方案,這是7nm工藝的最佳選擇?!?

JEDEC的eMMC 5.1規(guī)范通過“命令隊列”提高了HS400的運行速度(運行速度為3.2Gbps),通過將軟件負(fù)擔(dān)轉(zhuǎn)移到控制器中,使數(shù)據(jù)傳輸變得高效。eMMC 5.1利用物理層的“增強型頻閃”進一步提高了操作的可靠性。eMMC5.1向后兼容現(xiàn)有的eMMC 4.51和eMMC 5.0設(shè)備。

自成立以來,Arasan一直是JEDEC eMMC標(biāo)準(zhǔn)組織的成員。在eMMC之前,Arasan從2001年開始為多媒體卡(MMC)提供IP解決方案。

Arasan將在今年晚些時候?qū)-PHY / C-PHY IP新增到其基于臺積電7nm工藝的產(chǎn)品系列中。

Arasan 臺積電 7nm工藝 eMMC

相關(guān)閱讀

暫無數(shù)據(jù)

一周熱門

  • 華為在Network X NGON 2024論壇上斬獲光傳送領(lǐng)域最佳創(chuàng)新應(yīng)用大獎
    2024年10月10日 在法國巴黎舉行的Network X 2024(又稱Next-Generation Optica
  • OCTC發(fā)布
    日前,在"2024中國算力大會"上,中國電子工業(yè)標(biāo)準(zhǔn)化技術(shù)協(xié)會開放計算標(biāo)準(zhǔn)工作委員會(OCTC)正式發(fā)布《算力工廠建設(shè)指
  • AMI與三星合作,增強個人電腦的固件安全性
    全球計算動態(tài)固件領(lǐng)域領(lǐng)導(dǎo)者AMI?與消費技術(shù)領(lǐng)域的領(lǐng)導(dǎo)者三星電子(Samsung Electronics)合作,為三星的