加州桑尼維爾2024年10月8日 /美通社/ -- 新思科技(納斯達(dá)克股票代碼:SNPS)近日宣布,與臺(tái)積公司深化合作,面向臺(tái)積公司的先進(jìn)工藝和3DFabric技術(shù)提供全球領(lǐng)先的 EDA和IP解決方案,持續(xù)加速人工智能和多芯片系統(tǒng)設(shè)計(jì)的創(chuàng)新。人工智能應(yīng)用對(duì)計(jì)算能力的迫切需求要求半導(dǎo)體技術(shù)加速創(chuàng)新。新思科技和臺(tái)積公司已經(jīng)緊密合作數(shù)十年,推動(dòng)業(yè)界領(lǐng)先的Synopsys.ai?賦能、人工智能驅(qū)動(dòng)EDA全面解決方案和2.5/3D多芯片架構(gòu)遷移完整解決方案的發(fā)展,為未來(lái)十億至萬(wàn)億晶體管的人工智能芯片設(shè)計(jì)鋪平了道路。
臺(tái)積公司生態(tài)系統(tǒng)與聯(lián)盟管理部門負(fù)責(zé)人Dan Kochpatcharin表示:“臺(tái)積公司很高興能與新思科技合作,針對(duì)基于臺(tái)積公司先進(jìn)工藝和3DFabric技術(shù)的人工智能設(shè)計(jì)的嚴(yán)苛計(jì)算需求,開(kāi)發(fā)領(lǐng)先的EDA和IP解決方案。近期,我們和新思科技在人工智能驅(qū)動(dòng)的EDA套件和經(jīng)過(guò)硅驗(yàn)證的IP方面的合作成果,幫助我們的共同客戶顯著提高了生產(chǎn)力,并為先進(jìn)的人工智能芯片設(shè)計(jì)提供了出色的性能、功耗和面積。”
新思科技EDA產(chǎn)品管理高級(jí)副總裁Sanjay Bali表示:“幾十年來(lái),新思科技一直與臺(tái)積公司緊密合作,面向臺(tái)積公司各代先進(jìn)節(jié)點(diǎn)提供任務(wù)關(guān)鍵型EDA和IP解決方案。這種合作關(guān)系有助于幫助我們的共同客戶在萬(wàn)物智能時(shí)代加速創(chuàng)新,推動(dòng)半導(dǎo)體設(shè)計(jì)的未來(lái)發(fā)展。我們正在共同突破技術(shù)的界限,不斷實(shí)現(xiàn)性能、能效和工程生產(chǎn)力方面的突破性進(jìn)展。”
新思科技人工智能驅(qū)動(dòng)的EDA設(shè)計(jì)流程提高PPA和工程生產(chǎn)力
諸多全球領(lǐng)先科技企業(yè)已采用Synopsys.ai賦能、人工智能驅(qū)動(dòng)的EDA流程,在N2工藝上進(jìn)行先進(jìn)的芯片設(shè)計(jì)。
聯(lián)發(fā)科公司副總裁吳慶杉表示:“新思科技經(jīng)過(guò)認(rèn)證的Custom Compiler和PrimeSim解決方案提高了性能和生產(chǎn)率,讓我們的開(kāi)發(fā)者能夠滿足在臺(tái)積公司N2工藝上進(jìn)行高性能模擬設(shè)計(jì)的芯片需求。擴(kuò)大與新思科技的合作,使我們能夠充分利用其人工智能驅(qū)動(dòng)流程的全部潛力,加快我們的設(shè)計(jì)遷移和優(yōu)化工作,改善向多個(gè)垂直領(lǐng)域交付業(yè)界領(lǐng)先SoC所需的流程。”
此外,新思科技正在與臺(tái)積公司合作,在新思科技數(shù)字設(shè)計(jì)流程中開(kāi)發(fā)針對(duì)臺(tái)積公司A16 工藝的全新背側(cè)布線功能,以解決電源分配和信號(hào)布線問(wèn)題,從而實(shí)現(xiàn)設(shè)計(jì)性能效率和密度優(yōu)化??苫ゲ僮鞯墓に囋O(shè)計(jì)工具包(iPDK)和新思科技IC Validator? 物理驗(yàn)證運(yùn)行集可供開(kāi)發(fā)團(tuán)隊(duì)處理日益復(fù)雜的物理驗(yàn)證規(guī)則,并高效地將設(shè)計(jì)過(guò)渡到臺(tái)積公司N2技術(shù)。
為了進(jìn)一步加速芯片設(shè)計(jì),新思科技和臺(tái)積公司通過(guò)臺(tái)積公司的云認(rèn)證,在云上啟用新思科技的EDA工具,為雙方客戶提供云就緒的EDA工具,這些工具可提供精確的結(jié)果質(zhì)量,并與臺(tái)積公司先進(jìn)的工藝技術(shù)無(wú)縫集成。新思科技的云認(rèn)證工具包括綜合、布局布線、靜態(tài)時(shí)序和功率分析、晶體管級(jí)靜態(tài)時(shí)序分析、定制實(shí)現(xiàn)、電路仿真、EMIR分析和設(shè)計(jì)規(guī)則檢查。
EDA全面解決方案推動(dòng)多芯片創(chuàng)新
新思科技、Ansys和臺(tái)積公司持續(xù)深化合作,基于自身的全球領(lǐng)先解決方案,通過(guò)全面的系統(tǒng)分析流程應(yīng)對(duì)多芯片設(shè)計(jì)所面臨的復(fù)雜的多物理挑戰(zhàn)。這一全新流程是基于新思科技 3DIC Compiler統(tǒng)一的架構(gòu)探索到簽核平臺(tái),集成了3DSO.ai和針對(duì)數(shù)字和3D集成電路的Ansys RedHawk-SC?電源完整性簽核平臺(tái),增強(qiáng)了熱分析和電壓降感知時(shí)序分析。新思科技3DIC Compiler是經(jīng)臺(tái)積公司認(rèn)證的平臺(tái),可支持3Dblox以及臺(tái)積公司的3DFabric,其中包括TSMC-SoIC®(系統(tǒng)集成芯片)和CoWoS封裝技術(shù)。
Ansys半導(dǎo)體、電子和光學(xué)業(yè)務(wù)副總裁兼總經(jīng)理John Lee表示: “我們與新思科技、臺(tái)積公司的合作體現(xiàn)了我們共同致力于推動(dòng)創(chuàng)新和實(shí)現(xiàn)人工智能和多芯片設(shè)計(jì)的未來(lái)。我們正在共同應(yīng)對(duì)多芯片架構(gòu)中固有的多物理挑戰(zhàn),幫助我們的共同客戶在新思科技全新的設(shè)計(jì)環(huán)境中實(shí)現(xiàn)芯片、封裝和系統(tǒng)級(jí)效應(yīng)的黃金簽核精度。
利用經(jīng)硅片驗(yàn)證的IP降低風(fēng)險(xiǎn)
新思科技全面的多芯片測(cè)試解決方案,可與新思科技UCIe和HBM3 IP一同使用,確保多芯片封裝在制造測(cè)試和現(xiàn)場(chǎng)過(guò)程中的健康狀況。通過(guò)與臺(tái)積公司合作,新思科技利用臺(tái)積公司的CoWoS內(nèi)插技術(shù),開(kāi)發(fā)了一款測(cè)試芯片,全面支持測(cè)試、監(jiān)控、調(diào)試和修復(fù)功能。診斷、可追溯性和任務(wù)模式信號(hào)完整性監(jiān)控可實(shí)現(xiàn)設(shè)計(jì)中、試運(yùn)行中、生產(chǎn)中和現(xiàn)場(chǎng)優(yōu)化,以達(dá)到預(yù)測(cè)性維護(hù)等目的。用于UCIe PHY的監(jiān)控、測(cè)試和修復(fù)(MTR) IP可在芯粒、芯粒到芯粒接口和多芯粒封裝層面提供可測(cè)試性。
新思科技UCIe和HBM3 IP解決方案在N3E和N5工藝技術(shù)上取得了多項(xiàng)硅成功,加速了IP集成并最大限度地降低了風(fēng)險(xiǎn)。新思科技全新開(kāi)發(fā)的UCIe IP工作速率高達(dá)40G,無(wú)需增加面積即可實(shí)現(xiàn)最大帶寬和能效,而HBM4和3DIO IP解決方案則加速了臺(tái)積公司先進(jìn)工藝上3D堆疊芯片的異構(gòu)集成。
更多內(nèi)容:LinkedIn 文章:新思科技攜手臺(tái)積公司,基于臺(tái)積公司的CoWoS技術(shù)成功實(shí)現(xiàn)多芯片設(shè)計(jì)測(cè)試芯片的流片
關(guān)于新思科技
新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)一直致力于加速萬(wàn)物智能時(shí)代的到來(lái),為全球創(chuàng)新提供值得信賴的、從芯片到系統(tǒng)的全面設(shè)計(jì)解決方案,涵蓋電子設(shè)計(jì)自動(dòng)化(EDA)、半導(dǎo)體 IP 以及系統(tǒng)和芯片驗(yàn)證。長(zhǎng)期以來(lái),我們與半導(dǎo)體公司和各行業(yè)的系統(tǒng)級(jí)客戶緊密合作,助力其提升研發(fā)力和效能,為創(chuàng)新提供源動(dòng)力,讓明天更有新思。如需了解更多信息,請(qǐng)?jiān)L問(wèn) www.synopsys.com/zh-cn。