QorIQ Qonverge B4860片上系統(tǒng)適用于新一代多標(biāo)準(zhǔn)無(wú)線基站。B4860基于28納米工藝技術(shù),吞吐量和容量達(dá)到無(wú)以倫比的水平,不僅具有高效、高性能可編程內(nèi)核,還配有應(yīng)用專(zhuān)用加速器,實(shí)現(xiàn)最佳的性?xún)r(jià)比。它專(zhuān)門(mén)針對(duì)寬帶無(wú)線通信基礎(chǔ)設(shè)施的宏蜂窩基站設(shè)計(jì),采用我們已經(jīng)成功應(yīng)用于無(wú)線基礎(chǔ)設(shè)施的多核CPU和DSP。B4860集成了四個(gè)基于Power Architecture技術(shù)的64位雙線程e6500內(nèi)核、六個(gè)StarCore SC3900FP定點(diǎn)/浮點(diǎn)運(yùn)算DSP以及MAPLE-B基帶加速處理引擎。它可適應(yīng)快速變化并不斷擴(kuò)展的LTE(FDD與TDD)、LTE-Advanced和WCDMA標(biāo)準(zhǔn),并可同時(shí)支持不同的標(biāo)準(zhǔn)。
圖1.QorIQ Qonverge B4860 外觀
QorIQ Qonverge B4860 結(jié)構(gòu)框圖
QorIQ Qonverge B4860特性
內(nèi)核組合體
4個(gè)基于Power Architecture技術(shù)的雙線程e6500內(nèi)核,最高頻率1.8 GHz,帶有AltiVec 128位SIMD引擎
6個(gè)基于StarCore技術(shù)的SC3900FP定點(diǎn)/浮點(diǎn)運(yùn)算DSP內(nèi)核,最高頻率1.2 GHz,每個(gè)內(nèi)核可執(zhí)行38.4 GMacs/核的定點(diǎn)運(yùn)算或19.2 GFlops/核的浮點(diǎn)運(yùn)算
加速器和存儲(chǔ)器控制器
數(shù)據(jù)路徑加速架構(gòu)支持?jǐn)?shù)據(jù)包解析、分類(lèi)和分發(fā)
隊(duì)列管理器和緩沖管理器簡(jiǎn)化網(wǎng)絡(luò)接口和硬件加速器的共享并管理緩沖池
多加速器平臺(tái)引擎支持LTE、LTE-Advanced和WCDMA (HSPA/HSPA+)基帶(MAPLE-B)
2個(gè)支持ECC和交錯(cuò)存取功能的DDR3/3L SDRAM 1.8 GHz 64位存儲(chǔ)器控制器,附帶512 KB L3緩存
集成安全加速(SEC 5.x)
增強(qiáng)型安全數(shù)字主機(jī)控制器(SD/MMC)
4個(gè)I2C控制器
增強(qiáng)型串行外設(shè)接口(eSPI)
支持NAND與NOR閃存和通用SRAM的集成閃存控制器
帶安全引導(dǎo)功能的可信架構(gòu)
基本外設(shè)和互連
CoreNet–全緩存關(guān)聯(lián)系統(tǒng)內(nèi)部交換網(wǎng)絡(luò)
4個(gè)UART控制器
2個(gè)串行RapidIO? 2.0控制器,每個(gè)配有4個(gè)端口,運(yùn)行頻率高達(dá)5G
四端口PCI Express 1.1/2.0控制器,運(yùn)行頻率高達(dá)5G
8個(gè)Aurora跟蹤接口
1個(gè)高速USB 2.0控制器
GPIO
32位定時(shí)器
JTAG - 符合IEEE 1149.1與1149.6標(biāo)準(zhǔn)的測(cè)試接入端口(TAP)和邊界掃描架構(gòu)
網(wǎng)絡(luò)和天線接口
8個(gè)CPRI 4.2控制器,運(yùn)行頻率高達(dá)9.8G
多路復(fù)用高速接口多路復(fù)用為16個(gè)SerDes 10G端口
兩個(gè)支持IEEE1588.2的10G/2.5G/1G以太網(wǎng)接口
6個(gè)支持IEEE 1588v2的2.5G/1G的以太網(wǎng)接口
封裝
FC-PBGA, 33mm x 33mm, 1020引腳, 1 mm間距, 無(wú)鉛