全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司今天宣布推出全新用于PCIe 3.0的SpeedBridge? Adapter。它為設(shè)計(jì)師們提供了一個(gè)重要的工具,來驗(yàn)證和確認(rèn)他們的PCI Express (PCIe) 設(shè)計(jì)。這一全新適配器在搭配Cadence? Palladium? Verification Computing Platform一起使用時(shí),能很容易建立并快速調(diào)試基于PCIe的設(shè)計(jì);它向后兼容基于PCIe 2.0、1.1和1.0a的設(shè)計(jì)。用于PCIe 3.0的SpeedBridge Adapter通過在運(yùn)行生產(chǎn)級(jí)軟件驅(qū)動(dòng)程序和操作系統(tǒng)的硅片前環(huán)境中提供與真實(shí)世界流量的高速交互,縮短了上市時(shí)間并降低了系統(tǒng)風(fēng)險(xiǎn)。
SpeedBridge Adapter設(shè)計(jì)用于硅片前RTL、及基于PCIe的ASIC和系統(tǒng)級(jí)芯片(SoCs)的集成,并允許在真實(shí)世界工作條件下進(jìn)行系統(tǒng)仿真。該適配器通過實(shí)際ASIC或SoC軟件與硬件、驅(qū)動(dòng)程序和應(yīng)用程序開發(fā)對(duì)經(jīng)過仿真的PCIe 3.0設(shè)計(jì)進(jìn)行驗(yàn)證,并可搭配現(xiàn)有軟件及軟件測(cè)試程序或分析程序一起運(yùn)行。
“設(shè)計(jì)師們面臨挑戰(zhàn),需要越來越多地在控制日益增強(qiáng)的設(shè)計(jì)復(fù)雜性和日益縮短的上市時(shí)間窗口之間取得平衡,”Cadence公司負(fù)責(zé)系統(tǒng)和軟件實(shí)現(xiàn)集團(tuán)硬件系統(tǒng)驗(yàn)證的公司副總裁Christopher Tice表示?!癙CIe 3.0的復(fù)雜程度更高,例如更高的數(shù)據(jù)傳輸速率(8GT/S)、向后兼容性要求、和不同的均衡標(biāo)準(zhǔn)等。為防止代價(jià)高昂的重新設(shè)計(jì)和上市延誤,設(shè)計(jì)師們必須在復(fù)雜的真實(shí)世界條件下、通過高保真全速接口執(zhí)行完整的系統(tǒng)驗(yàn)證。”