一種基于FPGA的可編程電阻的設(shè)計(jì)

2013-09-23 17:07 來源:電子信息網(wǎng) 作者:蒲公英

現(xiàn)在市場上的各種電阻和電阻箱有不足之處,不能滿足一些研發(fā)場所的要求,為了解決這一問題,本文介紹一種基于FPGA的可直接輸入阻值提供不同電阻的設(shè)計(jì)方法。FPGA通過控制繼電器的吸合,從而確定與其并聯(lián)的電阻的接入與否,最后通過電阻的疊加得到不同阻值。介紹了該設(shè)計(jì)的工作原理及軟件設(shè)計(jì)思想,并有部分仿真結(jié)果。

這種設(shè)計(jì)使用8421編碼原則和硬件描述語言,減少了一些元器件的使用。相比于市場上的產(chǎn)品,其穩(wěn)定性更高,抗干擾性更強(qiáng),體積也更小,同時(shí),它的操作更簡便,顯示更直觀。

電阻幾乎是所有電路中必不可少的部分,常見的也有很多不同阻值的電阻,然而在一些電路中同一位置不同時(shí)刻還需要不同阻值,在一些精度要求不高的場合,可用滑動(dòng)變阻器來實(shí)現(xiàn),但是我們不能確定其具體阻值。隨著技術(shù)的進(jìn)一步發(fā)展,為了滿足教學(xué)研某些場合的需要,阻值確定并可調(diào)的電阻箱應(yīng)運(yùn)而生。電阻箱提供阻值的原理是通過電阻的串并聯(lián)得到的不同阻值,因而用到的電阻數(shù)量較多,精度也不夠高,而且還需要對所需電阻的每一位數(shù)選擇相應(yīng)的檔位,比較麻煩,也不夠直觀。而在一些生產(chǎn)應(yīng)用中(如產(chǎn)品校驗(yàn))需同時(shí)提供幾組不同電阻,且要重復(fù)提供(如做產(chǎn)品老化檢測實(shí)驗(yàn)),這就需要將該阻值記錄下來,而以前的電阻箱都不具備記憶功能,不能滿足要求。

本文介紹了用FPGA來實(shí)現(xiàn)控制電阻的提供,用軟件的方式來設(shè)計(jì)硬件,設(shè)計(jì)過程中可用有關(guān)軟件進(jìn)行各種仿真,同時(shí)整個(gè)系統(tǒng)可集成在一個(gè)芯片上,體積小、功耗低,可靠性高,又因?yàn)槠鋬?nèi)部有存儲(chǔ)單元,所以能夠滿足上述的“記憶”功能。

1 硬件電路

基于FPGA的可編程電阻系統(tǒng)的硬件系統(tǒng)(如圖1所示)主要由以下幾個(gè)功能模塊組成:

1.1 主控制器FPGA

FPGA(本設(shè)計(jì)中選用的是CycloneII系列)控制中心是整個(gè)設(shè)計(jì)的核心,主要控制實(shí)現(xiàn)對系統(tǒng)的鍵盤輸入進(jìn)行處理,并根據(jù)輸入的信息轉(zhuǎn)換成輸出數(shù)據(jù),控制對應(yīng)的繼電器的吸合,從而得到不同的阻值。

以往可編程網(wǎng)絡(luò)的主控制器有采用數(shù)字電路控制的,也有采用單片機(jī)控制的,本電路采用FPGA控制。EPGA是近幾年來出現(xiàn)并被廣泛應(yīng)用的大規(guī)模集成電路器件,它的特點(diǎn)是直接面向用戶,具有極大的靈活性和通用性,使用方便,硬件測試和實(shí)現(xiàn)快捷,開發(fā)效率高,成本低,上市時(shí)間短,技術(shù)維護(hù)簡單,工作可靠性好等。因而用來設(shè)計(jì)可編程電阻其靈活性更好。

圖片1

圖1。

目前市場上主要生產(chǎn)FPGA產(chǎn)品的公司有Lattice、Xilinx、Altera。在教學(xué)過程中,一般使用Altera公司生產(chǎn)的FLEX系列和Cyclone系列較多。鑒于產(chǎn)品的成本和通用性考慮,本實(shí)驗(yàn)中采用CycloneII,它是第二代低成本FPGA系列,它所擁有的獨(dú)特性能有:NiosII嵌入式處理器支持,嵌入式18*18數(shù)字信號處理乘法器,中等容量的片內(nèi)存儲(chǔ)器(能夠滿足本設(shè)計(jì)的要求)中等速度的I/O引腳和存儲(chǔ)器接口。在性價(jià)比上更適合本設(shè)計(jì),所以在本設(shè)計(jì)中選用此系列。

1.2 鍵盤輸入電路

鍵盤輸入電路主要實(shí)現(xiàn)輸出電阻值大小的設(shè)定,本設(shè)計(jì)中采用的4*4簡易鍵盤輸入即可滿足要求,可提供簡單明了的數(shù)字鍵和功能鍵共16個(gè)鍵,包括:

數(shù)字輸入鍵:數(shù)字鍵0~9,按下數(shù)字鍵,輸入一個(gè)數(shù)字,就可在對應(yīng)的數(shù)碼管上顯示。

功能鍵:“電阻1”、“電阻2”本設(shè)計(jì)可以同時(shí)提供兩組電阻,可以選擇電阻1,也可以選擇電阻2,提供一組電阻,也可以電阻1、電阻2同時(shí)選擇提供兩組電阻。

“存儲(chǔ)”:每輸入完一個(gè)數(shù)字后按一下存儲(chǔ)鍵,以便能夠?qū)讉€(gè)數(shù)據(jù)存儲(chǔ)下來,運(yùn)行后將按數(shù)據(jù)存儲(chǔ)的先后順序及預(yù)置的時(shí)間工作,循環(huán)提供數(shù)據(jù)。

“運(yùn)行”:此鍵作為存儲(chǔ)完數(shù)據(jù)后的啟動(dòng)鍵。

“停止”:停止提供電阻。

“復(fù)位”:可作為修改數(shù)據(jù)時(shí)用,按此鍵后可以使以前存儲(chǔ)的數(shù)據(jù)都清零,然后重置一組數(shù)據(jù)。

1.3 繼電器電阻網(wǎng)絡(luò)

電阻網(wǎng)絡(luò)。其原理圖如圖2所示,從圖中可以看出,開關(guān)的閉合決定與其對應(yīng)的電阻的接入與否,本設(shè)計(jì)中采用8421編碼原理控制提供各阻值。

圖片2

圖2。

本設(shè)計(jì)所供用的電阻要精確到0.1Ω,所以,此電阻網(wǎng)絡(luò)所使用的電阻都是精密電阻。這里我們以提供電阻阻值在1500Ω以內(nèi)的電阻為例來說明。此電阻網(wǎng)絡(luò)采用串聯(lián)的方式來實(shí)現(xiàn),8421編碼方式只要控制相應(yīng)的繼電器,將其對應(yīng)的精密電阻短接就可以實(shí)現(xiàn)。以1500Ω以內(nèi)電阻為例,只需16個(gè)電阻就可以滿足要求。通過控制繼電器J1至J16的斷開或閉合,其對應(yīng)的電阻就會(huì)接入或斷開,最后接入的電阻串聯(lián)相加就得輸出的電阻值。

如通過鍵盤輸入一個(gè)預(yù)置值,如果輸入的數(shù)值為5 4 5 . 7 Ω , 輸出的阻值大小就可以表示R=400+100+40+4+1+0.4+0.2+0.1。即只需將這些電阻需要接入,相應(yīng)的繼電器J1、J2、J3、J5、J7、J11、J13、J15要斷開,其余的繼電器則閉合,對應(yīng)的二進(jìn)制代碼則為(0101 0100 0101 0111)B,通過此列可以看出用16個(gè)電阻就可以實(shí)現(xiàn)1500Ω以內(nèi)的精度可達(dá)到0.1Ω的任何電阻,使用電阻數(shù)量小,通過程序來控制電阻的接入,體積更小,同時(shí),維護(hù)起來也更加方便,如果需要大于1500Ω的電阻,同樣可以根據(jù)此原理來增加電阻(如8000、4000、2000、1000等),因?yàn)榇嗽O(shè)計(jì)中同時(shí)提供兩個(gè)電阻,因而還要16個(gè)同樣的電阻,原理同上(根據(jù)不同場合如要提供三組或三組以上的電阻只需相應(yīng)增加即可)。

1.4 輸出顯示電路

輸出顯示電路主要功能是實(shí)時(shí)顯示對應(yīng)的鍵盤輸入電阻值的大小、當(dāng)前工作的步數(shù)和預(yù)置時(shí)間。根據(jù)要求,本實(shí)驗(yàn)采用數(shù)碼管來顯示其阻值即可,能夠滿足要求,為了顯示以上數(shù)據(jù),每個(gè)阻值的顯示至少需要九個(gè)數(shù)碼管,其中五位用來顯示當(dāng)前阻值的大小,兩位用來顯示當(dāng)前的工作步數(shù),兩位用來顯示數(shù)據(jù)的工作時(shí)間,如果采用靜態(tài)顯示控制將會(huì)需要相當(dāng)多的引腳端資源(9×2×8=144個(gè)),為了減少對FPGA引腳資源的使用,本設(shè)計(jì)中采用掃描的方式來實(shí)現(xiàn)LED的動(dòng)態(tài)顯示。

1 2 > 
FPGA 電阻

相關(guān)閱讀

暫無數(shù)據(jù)

一周熱門