低噪聲圖像傳感器流水線ADC設(shè)計(jì)及成像驗(yàn)證

2013-10-10 10:20 來源:電子信息網(wǎng) 作者:洛小辰

在對(duì)低噪聲CMOS圖像傳感器的研究中,除需關(guān)注其噪聲外,目前數(shù)字化也是它的一個(gè)重要的研究和設(shè)計(jì)方向,設(shè)計(jì)了一種可用于低噪聲CMOS圖像傳感器的12 bit,10 Msps的流水線型ADC,并基于0.5μm標(biāo)準(zhǔn)CMOS工藝進(jìn)行了流片。最后,通過在PCB測試版上用本文設(shè)計(jì)的ADC實(shí)現(xiàn)了模擬輸出的低噪聲CMOS圖像傳感器的模數(shù)轉(zhuǎn)換,并基于自主開發(fā)的成像測試系統(tǒng)進(jìn)行了成像驗(yàn)證,結(jié)果表明,成像畫面清晰,該ADC可作為低噪聲CMOS圖像傳感器的芯片級(jí)模數(shù)轉(zhuǎn)換器應(yīng)用。

CMOS圖像傳感器(CMOS image sensor,CIS)在近二十年來取得了飛速的發(fā)展,得益于有源像素傳感器(Active PixelSensor)的出現(xiàn)、相關(guān)雙采樣技術(shù)(Correlated Double Sampling)的發(fā)明以及工藝的進(jìn)步等,用于低噪聲應(yīng)用領(lǐng)域的CMOS圖像傳感器也取得了長足的發(fā)展。由于CMOS傳感器具有先天的低成本、易于集成等優(yōu)點(diǎn),CMOS傳感器在低噪聲應(yīng)用領(lǐng)域也已引起了越來越多的關(guān)注。目前,在低噪聲CMOS圖像傳感器的研究領(lǐng)域,除研究其噪聲外,數(shù)字化也是它的一個(gè)重要的研究方向。

文中介紹了一種適用于低噪聲CMOS圖像傳感器芯片級(jí)模數(shù)轉(zhuǎn)換的流水線型ADC,根據(jù)低噪聲CMOS圖像傳感器的系統(tǒng)要求,文中設(shè)計(jì)的ADC的分辨率為12 bit,速度為10 Msps,采用了每級(jí)1.5 bit、共11級(jí)的流水線型結(jié)構(gòu)。在該ADC完成設(shè)計(jì)仿真后,基于0.5μm標(biāo)準(zhǔn)CMOS工藝進(jìn)行了流片。最后在PCB板級(jí)電路上用該ADC對(duì)一個(gè)自主設(shè)計(jì)的模擬輸出的CMOS圖像傳感器進(jìn)行了模數(shù)轉(zhuǎn)換,并基于自主設(shè)計(jì)的成像測試系統(tǒng)完成了CMOS圖像傳感器的成像。

1 ADC設(shè)計(jì)指標(biāo)及框架

根據(jù)自主設(shè)計(jì)的低噪聲CMOS圖像傳感器的系統(tǒng)要求,可以確定流水線ADC的設(shè)計(jì)指標(biāo)。表1給出了該設(shè)計(jì)的具體設(shè)計(jì)指標(biāo)。

1


由于該ADC設(shè)計(jì)目標(biāo)為應(yīng)用在自主設(shè)計(jì)的低噪聲CMOS圖像傳感器的芯片級(jí),因此其速度和精度都應(yīng)盡可能的高,以達(dá)到芯片系統(tǒng)低噪聲和速度的要求。而由于其工作在芯片級(jí),其功耗和面積的要求則可以相對(duì)寬松一些。因此本設(shè)計(jì)采用了11級(jí),1.5 bit每級(jí)的結(jié)構(gòu),雖然這種結(jié)構(gòu)在功耗上會(huì)有所增加,但是可以降低比較器的比較精度帶來的影響,同時(shí)也降低了對(duì)第一級(jí)采樣保持電路運(yùn)放的要求。本文設(shè)計(jì)的ADC的結(jié)構(gòu)框圖如圖1所示,在該ADC11級(jí)結(jié)構(gòu)中的前10級(jí)電路中,每級(jí)電路包括子模數(shù)轉(zhuǎn)換器(ADC)、子數(shù)模轉(zhuǎn)換器(DAC)、求和電路、余量放大器以及采樣保持電路,其中由于子DAC、采樣保持電路、求和電路以及余量放大電路一般都由一個(gè)開關(guān)電容電路實(shí)現(xiàn),因此該電路模塊常被統(tǒng)稱為乘法型數(shù)模轉(zhuǎn)換器(Multiplying digital to analog converter,MDAC),第11級(jí)電路為一個(gè)2 bit的flash ADC。在兩組互不相交時(shí)鐘CLK1和CLK2的控制下,每級(jí)電路都產(chǎn)生了數(shù)字輸出,這些輸出在經(jīng)過數(shù)字位對(duì)齊和數(shù)字校準(zhǔn)后得到最終的數(shù)字輸出。

2


2 ADC各模塊設(shè)計(jì)

2.1 MDAC設(shè)計(jì)

MDAC電路是流水線ADC設(shè)計(jì)中非常重要的部分,它在ADC中實(shí)現(xiàn)的功能包括采樣保持、數(shù)模轉(zhuǎn)換、減法和余量放大等,一般采用開關(guān)電容技術(shù)實(shí)現(xiàn),由模擬開關(guān)、電容和跨導(dǎo)運(yùn)算放大器(OTA)構(gòu)成,其電路圖如圖2所示。其工作原理是:用MDAC的采樣保持對(duì)前級(jí)余量電壓進(jìn)行采樣;將其采樣電壓與本級(jí)子DAC的輸出電壓進(jìn)行減法運(yùn)算;將減法運(yùn)算得到的余量電壓通過余量放大器進(jìn)行放大。

3



1 2 3 > 
圖像傳感器 ADC

相關(guān)閱讀

暫無數(shù)據(jù)

一周熱門

  • 合翔電子X中之杰智能:揭秘一家離散制造企業(yè)的柔性智造秘訣!
    合翔(常州)電子有限公司成立于1996年,主要生產(chǎn)蜂鳴器并廣泛應(yīng)用于汽車、筆記本電腦、家用電器等領(lǐng)域。公司有BYD、奇瑞
  • AI 推動(dòng)未來科學(xué) 晶泰科技共襄未來科學(xué)大獎(jiǎng)周
    近日,為期五天的未來科學(xué)大獎(jiǎng)周在中國香港舉辦。未來科學(xué)大獎(jiǎng)周旨在弘揚(yáng)科學(xué)精神,禮贊科學(xué)成就,以前瞻視角引領(lǐng)公眾探尋世界科
  • Quobly宣布容錯(cuò)量子計(jì)算關(guān)鍵里程碑
    法國領(lǐng)先的量子計(jì)算初創(chuàng)公司Quobly報(bào)告稱,F(xiàn)D-SOI技術(shù)可以作為商業(yè)量子計(jì)算的可擴(kuò)展平臺(tái),充分利用傳統(tǒng)的半導(dǎo)體制造